ТОМСКОГО ОРДЕНА ОКТЯБРЬСКОЙ РЕВОЛЮЦИИ И ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ПОЛИТЕХНИЧЕСКОГО ИНСТИТУТА им. С. М. КИРОВА

Том 294 ( 1998 подыва тотоя в в подол оточон приобудот не примене 1976

# ФОРМАЛИЗОВАННОЕ ОПИСАНИЕ ЦИФРОВОГО УСТРОЙСТВА И ЕГО МОДЕЛЬ

И. П. АБРАМОВ, Н. П. БАЙДА, Ю. М. КОМАРОВ, В. Б. ЛИПСКИЙ, В. М. РАЗИН

(Представлена научным семинаром кафедры вычислительной техники)

Известные методы анализа [1, 2] цифровых устройств (ЦУ) используют представление объекта исследования в виде синхронной или асинхронной модели, что не всегда позволяет решать актуальные практические задачи, связанные с оценкой качества проектирования сложных ЦУ.

В настоящей работе рассматриваются вопросы исследования ЦУ импульсно-потенциальным асинхронным моделированием, что позволяет значительно расширить класс объектов исследования.

# Основные определения

Прежде всего дадим определения логической сети, реализацией

которой является ЦУ.

Назовем логической сетью множество элементов вместе с множеством соединений. Элементами сети являются (K, I) — полюсники — элементарные преобразователи дискретной информации. Соединением называется отождествление двух полюсов сети. Не могут быть соединены два выходных полюса элемента. В сети выделены множества X ее входных полюсов и y — выходных полюсов.

Переменные, приписанные входным полюсам сети, назовем ее входными переменными, выходным — выходные. Набор значений входных переменных сети назовем входным вектором, а набор значений

выходных переменных — выходным вектором.

Нахождение последовательности выходных векторов, в которую сеть перерабатывает заданную последовательность входных векторов,

называется моделированием сети.

Как отмечено в работе [2], все методы моделирования делятся на два класса: двоичное и троичное моделирование, каждое из которых, в свою очередь, может быть либо синхронным, либо асинхронным. С помощью выбранного моделирования можно полностью исследовать объект, переработав все возможные последовательности входных векторов в последовательности выходных векторов. Можно исследовать объект частично, переработав в выходные определенное число входных последовательностей, выбираемых вероятностным образом.

В настоящей работе рассматривается метод двоичного асинхронного моделирования. Такой метод позволяет моделировать наиболее широкий класс объектов, в том числе и импульсно-потенциальные.

# Моделирование переходного процесса

Назовем переходным процессом процесс, протекающий в сети за промежуток времени, заключенный между моментом входного вектора сети и моментом получения нового (устойчивого) выходного вектора.

Моделирование переходного процесса означает получение порядка и результатов срабатывания элементов за время переходного процесса.

Пусть  $r(\alpha_i)$  — задержка элемента  $\alpha_i$ . Пусть также  $\alpha_j$  — элемент в сети с минимальной задержкой  $\tau_0$ . Тогда задержки элементов можно

условно выразить целыми числами 
$$\left| \frac{\tau(\alpha_i)}{\tau_0} \right|$$
 ,  $i=1,2,...$ 

Будем считать, что элемент сработал, если изменилось значение переменной, приписанной его выходному полюсу. Очевидно, что если элемент сработал, то найдется сработавший на  $\tau(\alpha_i)$  раньше элемент  $\alpha_n$ , выходной полюс которого соединен с одним из входных полюсов  $\alpha_i$ .

В импульсно-потенциальных сетях импульсы представляются по-

тенциальными сигналами длины 0,5.

Пусть A — множество элементов сети, которые должны сработать по истечении приписанных им задержек. Тогда алгоритм моделирования переходного процесса будет следующим:

1. Заносим в А элементы сети, которые должны сработать вследст-

вие изменения значений входных переменных сети.

2. Если  $A = \emptyset$ , то переходим на шаг 4, иначе уменьшаем на 1 за-

держки всех элементов в А.

- 3. Ищем в A элементы с нулевой задержкой. Если их нет, то переходим на шаг 2, иначе меняем значения выходных переменных найденных элементов, удаляем их из A, после чего добавляем в элементы, которые должны сработать вследствие срабатывания удаленных элементов. Переходим на шаг 2.
- 4. Значения выходных переменных элементов, являющихся выходными переменными сети, образуют требуемый выходной вектор.

Следует отметить, что в А одновременно могут быть несколько

одинаковых элементов, но с различными задержками.

Алгоритм представлен в виде программы на языке ЛЯПАС [3]. Программа работает с потенциальными и импульсно-потенциальными сетями, состоящими из элементов, реализующих функции И, ИЛИ, НЕ И, НЕ ИЛИ, сумма по модулю 2 и равнозначность переменных, приписанных их входным полюсом, а также элементов триггер на три входа, дифцепь  $0 \longrightarrow 1$ , дифцепь  $1 \longrightarrow 0$  и задержка.

# Представления информации в ЭВМ

Сеть в машине задается комплексом B, разбитым на подкомплексы, пронумерованные числами  $0,1,\ldots,n;$  n— число элементов сети. Нулевой подкомплекс задает разбиение B на подкомплексы так, что i-й элемент его задает начало i-го подкомплекса. Мощность нулевого подкомплекса равна n+2. Последний элемент нулевого подкомплекса задает мощность комплекса B. Первый подкомплекс комплекса B задает входной полюс счетчика, если он имеется. Нумерация остальных элементов произвольна. i-й подкомплекс комплекса B задает i-й элемент сети (входные полюса сети условно считаются элементами i-й олюсниками). Первый элемент подкомплекса называется его шапкой, в первом разряде которой записано значение выходной переменной элемента. В разрядах с i-й олемента, причем входной полюс имеет

тип 0, счетный вход — 1, дифцепь  $1 \rightarrow 0$  — 2, дифцепь  $0 \rightarrow 1$  — 3, HEИ — 4, M = 5, НЕ ИЛИ — 6, ИЛИ — 7, сумма по модулю два — 10, равнозначность — 11, триггер — 12. Далее, под шапкой, в произвольном порядке перечисляются номера элементов, «питающих» данный элемент (в разрядах с 0 по 15). В подкомплексе, задающем триггер, первым указывается номер элемента, питающего единичный вход, вторым — счетный и третьим — нулевой вход. Незадействованные входы триггера отмечаются нулями.

Множество A задается комплексом A, состоящим из шапок соот-

ветствующих элементов.

# Моделирование неисправной схемы — моднес

1. Дана сеть С, состоящая из ОС и СК. Требуется осуществить потенциально-импульсное асинхронное моделирование сети C, при наличии в последней неисправных элементов.

2. Внешние операнды:

 $\alpha_{\kappa}:C$ ,

 $\beta_n$  — конец рабочего поля,

задаются: аа, ва.

Подпрограммы: вход, неис, дубль, модель.

3. Моделирование сети осуществляется дважды. Первый раз моделируется исправная сеть. Запоминается правильное состояние. В сеть вносится исследуемая неисправность, после чего осуществляется моделирование неисправной сети.

\* 054 001

§ 0 
$$a_{\alpha} + b_{\alpha} = > a_0$$
  $\beta - a_0 > 1 = > a$ 
\* вход  $\alpha A / 0c1 = > d \neq \rightarrow 1$   $7 = > b \neq \rightarrow 2$ 
 $c <=> d \neq \rightarrow 1$ 
\* неис  $\alpha A / 5 = > b \neq \rightarrow 2 \rightarrow 4$ 

§ 1 \* дубль  $\alpha cd / !$ 
§ 2 \* модель  $\alpha A 3ab / !$ 
§ 3  $d_0$  печ 03

Формирование множества изменившихся входов сети — вход 1. Найти множество D входных переменных схем C, изменивших свое значение.

2. Внешние операнды:

§ 0 
$$c_{20} - c_{26} = > a$$
 0  $a$  0  $b$   
§ 1  $\Delta a$   $\alpha_a = > c$   $\overline{\alpha_c} \wedge \underline{a} \circ \rightarrow 2 \oplus c_{26} \models \rightarrow 3$   
§ 2  $\alpha_c > 1 \oplus \alpha_c \wedge c_1 \circ \rightarrow 1$   $\alpha_c = > \beta_b \Delta b \rightarrow 1$   
§ 3  $b = > b_3$ .

Формирование множества неисправных элементов — неис

- 1. Найти множество  $\varepsilon$  неисправных элементов сети C.
- 2. Внешние операнды:

$$\alpha_{\kappa} :: C,$$
 $\beta_{\kappa} :: \underline{\varepsilon}.$ 

3.

-иолумо жел - 10, равно 4:014 014

$$\S 0 0 a 0 c c_5 \lor c_6 = > a$$

§ 1 
$$\Delta a \alpha_a \oplus b_a \circ \rightarrow 2 \alpha_a = > b \alpha_b > 11$$
  
 $\wedge 77 \oplus 1 \circ \rightarrow 3\alpha_b \wedge a \circ \rightarrow 1$ 

$$\S 3 \alpha_b = > \beta_c \Delta c \rightarrow 1$$
  
 $\S 2 c = > b_{\beta}.$ 

$$\S 2 c = > b_{\beta}$$

Запоминание исправного состояния схемы — дубль

1. Задана сеть C, находящаяся в некотором исправном состоянии. Требуется запомнить это состояние сети.

2. Внешние операнды:  $\alpha_{\kappa}$ :: *C* 

 $\beta_n$  — номер разряда шапок элементов, представляющих их состоя--ын ние;

 $\gamma_n$  — номер разряда шапок элементов, куда заносятся значения исправных состояний элементов.

Задаются:  $a_{\alpha}$ ,  $b_{\alpha}$ .

$$\S 2 \alpha_b \lor c_{\uparrow} \oplus c_{\uparrow} = > \alpha_b \rightarrow 1$$
  
 $\S 3.$ 

Потенциально-импульсное моделирование — модель

1. Задано множество D входных переменных сети C, изменивших свое значение. Требуется осуществить потенциально-импульсное асинхронное моделирование сети С.

2. Внешние операнды:

$$\alpha_{\kappa} :: C,$$

$$\beta_{\kappa} :: D$$
,

ү, - дополнительный выходной полюс, реализуемый при нехватке памяти;

 $\delta_n$  — максимально возможная мощность комплекса  $\beta$ ;

е" — режим моделирования.

Примечание. Данная программа позволяет моделировать сети с неисправностями. В этом случае  $\varepsilon = 5$ . При моделировании исправной сети є должно быть равно 7.

Задаются  $a_{\alpha}$ ,  $b_{\alpha}$ ,  $a_{\beta}$ ,  $b_{\beta}$ .

Подпрограммы: элемент, четность.

3. Алгоритм изложен выше.

§ 0 
$$a_{\beta} + \delta => a_{0} \to 5$$
  
§ 1  $\Delta a \oplus b_{\beta} \to 4$  0 $f$   $\beta_{a} \to c_{20} => \beta_{a} => \underline{a} > 17 \land 177$   
 $|\to 3\beta_{a} \land F_{7} => b+1 => i \alpha_{b} => c \alpha_{c} \oplus c_{1} => \alpha_{c} > 11 \land 77$   
 $\circ \to 2 - 4 |\to 2\beta_{a} + c_{11} => \beta_{a} \land c_{10} |\to 2$   
 $c_{20} + \beta_{a} => \underline{a} \cdot 1 - f \to 3$   
§ 2  $\Delta c \oplus \alpha \circ \to 1 \quad \overline{\alpha_{c}} > 22 \circ \to 1 => d \quad 1 => f => j$   
\* элемент  $\alpha d \cdot 10 \varepsilon / 0j$ 

\* ЧЕТНОСТЬ 
$$\underline{A}\underline{a}\kappa /\!\!/ \mathbf{j} \oplus \kappa | \to 2$$

§  $3 \quad \underline{a} => \underline{a}_e \quad \Delta e => b_0 - \delta | \to \gamma \quad f \circ \to 1 \to 2$ 

§  $4 \quad \overline{a}_\beta <=> a_0 \quad b_0 => b_3$ 

§  $5 \quad 0b_0 \quad 0l \quad 0a \quad b_\beta \circ \to 7 - 1 => c$ 

§  $6 \quad \Delta a \oplus c \circ \to 7 \quad \beta_a > 11 \quad \land \quad 77 \circ \to 6 - 4 \mid \to 6\beta_a$ 
 $<=>\beta_c \quad \overline{\Delta}a \quad \overline{\Delta}c \to 6$ 

§  $7 \quad \overline{0a} \quad b_\beta | \to 1$ .

Моделирование элемента — элемент

- 1. Пусть i номер элемента сети C, переменные входных полюсов которого изменили свое значение. Требуется выяснить, изменит ли значение его выходная переменная.
  - 2. Внешние операнды:

$$\alpha_{\kappa} :: c, \\ [\beta_i] = i,$$

ү — дополнительный выходной полюс, реализуемый, если значение выходной переменной не изменится.

Задаются:  $a_{\alpha}$ ,  $b_{\alpha}$ .

Подпрограммы: дифцепь, НЕ И, НЕ ИЛИ, двамод, равно, триггер.

3. 4.

§ 0 
$$\alpha_{\beta} = > a \ 0 \ b\alpha_{a} > 11 \land 77 - 3 \circ \rightarrow 2 - 1 \circ \rightarrow 1$$
  
 $-1 \circ \rightarrow 4 - 1 \circ \rightarrow 3 - 1 \circ \rightarrow 6 - 1 \circ \rightarrow 5 - 1 \circ \rightarrow 7 - 1 \circ \rightarrow 10 \rightarrow 11$ 

```
-1 \circ \rightarrow 4 - 1 \circ \rightarrow 3 - 1 \circ \rightarrow 6 - 1 \circ \rightarrow 5 - 1 \circ \rightarrow
§ 1 \Delta b
§ 2 * дифцепь \alpha \beta 12 13 //
§ 3 \Delta b
§ 4 * НЕ И \alpha \beta 12 13 //
§ 5 \Delta b
§ 6 * НЕ ИЛИ \alpha \beta 12 13 //
§ 7 * двамод \alpha \beta 12 13 //
§ 10 * равно \alpha \beta 12 13 //
§ 21 \rightarrow \gamma
§ 11 * Триггер \alpha \beta 12 13 21 // \alpha_a \wedge c_\delta \circ \rightarrow 20 \rightarrow \gamma
§ 12 b \mid \rightarrow 15 \rightarrow 14
§ 13 b \circ \rightarrow 15
§ 14 \alpha_a \wedge c_\delta \mid \rightarrow 17 \rightarrow 16
§ 15 \alpha_a \wedge c_\delta \circ \rightarrow 17
§ 16 \alpha_a \wedge c_1 \circ \rightarrow \gamma \rightarrow 20
§ 17 \alpha_a \wedge c_1 \mid \rightarrow \gamma
§ 20.

Тчисление значения выходной переменной элемент
```

Вычисление значения выходной переменной элемента

1. Вычислить значения выходной переменной і-элемента сети С.

2. Внешние операнды:

$$\alpha_{\kappa} :: c;$$
$$[\beta_{n}] = i;$$

 7 — дополнительный выходной полюс, реализуемый, если значе ние выходной переменной равно 0;

δ — дополнительный выходной полюс, реализуемый, если значение выходной переменной равно 1. Задаются:  $a_{\alpha}$ .

3.

4. Дифцепь

§ 0 
$$\alpha_{\beta}+1=>a$$
  $\alpha_{a}\wedge F_{7}=>a$   $\alpha_{a}=>a$   $\alpha_{a}\wedge c_{1}$   $0 \rightarrow \delta \rightarrow \gamma$  HE  $M$ 

\* 054004

§ 0  $\alpha\beta = > a \beta + 1 = > c$ 

§ 1  $\Delta a \oplus \alpha_c \circ \rightarrow \gamma \alpha_a \wedge F_{\tau} \circ \rightarrow \gamma = > b\alpha_b = > b\alpha_b \wedge c_1 \rightarrow 1 \rightarrow \delta$ НЕ ИЛИ

\* 054006

§ 0  $\alpha_{\beta} = > a \beta + 1 = > c$ § 1  $\Delta a \oplus \alpha_{c} \circ \rightarrow \delta \alpha_{a} \wedge F_{7} \circ \rightarrow \delta = > b \alpha_{b} = > b \alpha_{b} \wedge c_{1} \circ \rightarrow 1 \rightarrow \gamma$ 

 $\delta 0 \alpha_{\beta} + 1 = > \alpha \beta + 1 = > c 0 \alpha$ 

§ 1  $\alpha_a \wedge F_7 \circ \rightarrow 2 = > b \alpha_b = > \overline{b} \alpha_b \oplus a = > a \Delta a \oplus \alpha_c | \rightarrow 1$ 

§ 2  $a \wedge c_1 \circ \rightarrow \gamma \rightarrow \delta$ . равно

\* 054011

§ 0 
$$\alpha_{\beta} = > a \beta + 1 = > c \overline{0} d$$
  
§ 1  $\Delta a \oplus \alpha_{c} \circ \rightarrow \delta \alpha_{a} \wedge F_{\tau} \circ \rightarrow \delta = > b \alpha_{b} = > b \Delta d \circ \rightarrow 2$   
 $\alpha_{b} \oplus \underline{a} \wedge c_{1} \circ \rightarrow 1 \rightarrow \gamma$ 

§ 2  $\alpha_b = > a \rightarrow 1$ . триггер

 дополнительный выходной полюс, реализуемый, если выходная переменная не меняет своего значения.

\* 054012

§ 0 
$$\alpha_{\beta} = > a \,\overline{0} \,b$$
  
§ 1  $\Delta a \Delta b \oplus 3 \circ \rightarrow \epsilon \alpha_a \wedge F_7 \circ \rightarrow 1 = > c \alpha_c = > c$   
 $\alpha_c \wedge c_1 \circ \rightarrow 1 \,b \circ \rightarrow \gamma \oplus 2 \circ \rightarrow \delta$ .

Нахождение четности числа срабатываний элемента — четность

1. Задано множество в сработавших элементов сети С. Требуется узнать четность l числа срабатываний элемента с номером i.

2. Внешние операнды:

$$\alpha_{\kappa}$$
 ::  $\epsilon$ ;  $\beta_{n}$  ::  $i$ ;

 $[\gamma_n] = l$ .

Задаются:  $a_{\alpha}$ ,  $b_{\alpha}$ .

\* 050 777 4.

§ 0 0 $a\overline{0}b\beta \wedge 77 => a$ § 1  $\Delta b b_{\alpha} \rightarrow 2 \alpha_{\beta} b \wedge 77 \oplus a \rightarrow 1 \Delta a \rightarrow 1$ 

§  $2 a \wedge 1 = > \gamma$ .

#### ЛИТЕРАТУРА

1. А. А. Уткин. Моделирование релейных схем. В сб.: «Логический язык для представления алгоритмов синтеза релейных устройств». М., «Наука», 1966.

2. Проектирование цифровых вычислительных машин. Под ред. С. А. Майоро-

в а. М., Высшая школа, 1972.

3. А. Д. Закревский. Алгоритмы синтеза дискретных автоматов. М., «Наука», 1971.