Please use this identifier to cite or link to this item:
http://earchive.tpu.ru/handle/11683/81868
Title: | Исследование аппаратно-реализованных сверточных нейронных сетей класса U-Net |
Other Titles: | Study of hardware-implemented convolutional neural networks of the U-Net class |
Authors: | Зоев, Иван Владимирович Маслов, Константин Андреевич Марков, Николай Григорьевич Мыцко, Евгений Алексеевич |
Keywords: | сверточные нейронные сети; программируемая логическая интегральная схема; аппаратно-реализованные сверточные нейронные сети; U-Net; convolutional neural networks; programmable logic integrated circuit; hardware-implemented convolutional neural networks |
Issue Date: | 2023 |
Publisher: | Томский политехнический университет |
Citation: | Исследование аппаратно-реализованных сверточных нейронных сетей класса U-Net / И. В. Зоев, К. А. Маслов, Н. Г. Марков, Е. А. Мыцко // Известия Томского политехнического университета [Известия ТПУ]. Промышленная кибернетика. — 2023. — Т. 1, № 1. — С. 7-16. |
Abstract: | Разработаны и программно-реализованы две сверточные нейронные сети класса U-Net: модификация классической U-Net и U-Net c дилатационными свертками. Для обучения и тестирования сверточных нейронных сетей использованы датасеты на основе снимков с беспилотного летательного аппарата деревьев пихты, поврежденных уссурийским полиграфом. В зависимости от степени повреждения на снимках присутствуют деревья четырех классов и фон. Полученные при обучении весовые коэффициенты для каждой из сверточных нейронных сетей затем использовались при аппаратной реализации сверточных нейронных сетей на программируемой логической интегральной схеме системы на кристалле Zynq 7000 (Kintex FPGA) компании Xilinx. Приведены результаты исследования точности сегментации и производительности каждой аппаратно-реализованной на программируемой логической интегральной схеме сверточной нейронной сети The authors have developed and implemented two convolutional neural networks of the U-Net class: a modification of the classical U-Net and a U-Net with dilated convolutions. For training and testing convolutional neural networks, data sets were used based on images from an unmanned aerial vehicle of fir trees damaged by the Ussuri polygraph. Depending on the degree of damage, the images contain trees of four classes and a background. The weights obtained during training for each of convolutional neural network were then used in the hardware implementation of the convolutional neural networks on a programmable logic integrated circuit of the Xilinx Zynq 7000 (Kintex FPGA) system-on-chip. The paper introduces the results of the study of segmentation accuracy and performance of each convolutional neural network implemented on programmable logic integrated circuits |
URI: | http://earchive.tpu.ru/handle/11683/81868 |
ISSN: | 2949-5407 |
Appears in Collections: | Известия Томского политехнического университета. Промышленная кибернетика |
Files in This Item:
File | Size | Format | |
---|---|---|---|
b_TPU_IndCyb-2023-v1-i1-02.pdf | 833,45 kB | Adobe PDF | View/Open |
This item is licensed under a Creative Commons License