Please use this identifier to cite or link to this item:
http://earchive.tpu.ru/handle/11683/23835
Title: | Разработка и реализация нейросетевого классификатора на ПЛИС |
Authors: | Шумихин, В. С. |
metadata.dc.contributor.advisor: | Григорьев, Д. С. |
Keywords: | нейронные сети; программируемые устройства; логические устройства; аппаратная реализация; ПЛИС |
Issue Date: | 2015 |
Citation: | Шумихин В. С. Разработка и реализация нейросетевого классификатора на ПЛИС / В. С. Шумихин ; науч. рук. Д. С. Григорьев // Технологии Microsoft в теории и практике программирования : сборник трудов XII Всероссийской научно-практической конференции студентов, аспирантов и молодых ученых, г.Томск, 25-26 марта 2015 г. — Томск : Изд-во ТПУ, 2015. — [С. 132-133]. |
Abstract: | Developed a prototype of fragment cascaded neural network with direct serial connections with selectable the activation function of neurons. Fragment executed on programmable logic device (type fieldprogrammable gate array, FPGA) Cyclone 3 (EP3C55) from Altera. It is given a method of designing a fragment of a neural network in the CAD Quartus II 9.1. |
URI: | http://earchive.tpu.ru/handle/11683/23835 |
Appears in Collections: | Материалы конференций |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
conference_tpu-2015-C28-057.pdf | 154,29 kB | Adobe PDF | View/Open |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.